PCIE2.0 3.0 4.0 硬件测试解决

   2023-12-16 240

5).错误反馈引脚       

  PERR#s/t/s,奇偶校验错误(Parity Error)。该引脚用于反馈在除特殊周期外的其他传送过程中的数据奇偶校验错误。PERR#维持三态,在检测到奇偶校验错误后,在数据结束后两个时钟周期,由接收数据的单元驱动PERR#有效。并至少持续一个时钟周期只有发出DEVSEL#的单元才能发出PERR#      

  SERR#o/d,系统错误(System Error)。用于反馈地址奇偶校验错误、特殊周期命令中的数据奇偶校验错误和将引起重大事故的其他灾难性的系统错误。  

 

6).中断引脚     

  INTA#, INTB#, INTC#, INTD#o/d,中断输出。  

7).高速缓存支持引脚  

  一个能高速缓存的PCI存储器必须利用这两条高速缓存支持引脚作为输入,以支持写通(write-through)回写(write-back)。如果可高速缓存的存储器是位于PCI上,则连接回写高速缓存到PCI的桥路必须利用这两条引脚,且作为输出。连接写通高速缓存的桥路可以只使用一条引脚SDONE      

  SBO#in/out,监视补偿。当其有效时,说明对某条变化线的一次命中。当SBO#无效而SDONE有效时,说明了一次干净的监视结果。      

  SDONE in/out,监视进行。表明对当前操作的监视状态。当其无效时,说明监视结果仍未定。当有效时,说明监视已有结果。      

8).64位总线扩充引脚       

  AD[63:32]t/s,地址数据复用引脚提供32个附加位。在一个地址段,传送64位地址的高32位。在数据段,传送64位中的高32位。   

  C/BE[7:4]#t/s,总线命令和字节允许复用引脚。       

  REQ64#s/t/s,请求64位传输。当其被当前总线主设备有效驱动时,说明总线主设备想作64位传输。       

  ACK#s/t/s应答64位传送。在当前操作所寻址的目标设备有效驱动该信号时,说明目标设备能够进行64位传输,ACK#DEVSEL#有相同的时序。       

  PAR64t/s,高双字偶校验。

3775824447.jpg3777678124.jpg

核心提示:PCIE2.0 3.0 4.0 硬件测试解决方案
 
标签: 商务服务,检测服务,电子产品检测
反对 0举报 0 收藏 0 打赏 0评论 0
 
同类新闻
  • 联系人:邓经理
  • 地址:北京市海淀区永泰庄北路1号天地邻枫2号楼A座B101
  • 手机:18601085302
我们的产品